时序逻辑电路的设计方法是什么?
时序逻辑电路定义
在
数字电路
时序逻辑电路
组合逻辑电路
从时序逻辑电路中,可以建出两种形式的有限状态机:
摩尔型有限状态机
米利型有限状态机
时序逻辑因此被用来建构某些形式的电脑的内存,延迟跟储存单元,以及有限状态自动机。大部分现实的电脑电路都是混用组合逻辑跟时序逻辑。
时序逻辑电路特点
功能特点
结构特点
触发器、寄存器、计数器
时序电路分类
按“功能、用途”分为:
寄存器
计数(分频)器
顺序(序列)脉冲发生器
顺序脉冲检测器
码组变换器
按各触发器的“动作特性”分为:
同步时序电路:电路中所有触发器的状态变化同步进行。其时钟方程:CP1= CP2=…= CPK= CP↓(或CP↑)。即:所有CP端联在一起,由CP信号同一有效沿触发。
异步时序电路:
电路中根本没有CP同步信号。
各触发器不是用同一CP脉冲的同一有效沿触发的。
摩尔(Moore)型和米里(Mealy)型
摩尔型:电路的输出Yn,只取决于各触发器的输出Q n,而与外输入X n无关。即:Yn=F(Q n)。
米里型:电路的输出Yn,不仅取决于各触发器的输出Q n,而且还与外输入X n有关。即:Yn=F(Q n,X n)。
“完全描述的”和“非完全描述的”含有K个状态变量(K个触发器)的时序电路,最多可描述K个不同状态。
若电路功能必须用个状态来描述,则称之为“完全描述的”(二进制的);
若只用个状态中的一部分来描述,则称之为“非完全描述的”(非二进制的)。
以上为数字逻辑电路的基本知识,也可以回答时序逻辑电路有哪些?
具体的器件:
触发器:RS触发器、D触发器、T触发器,JK触发器等;
计数器:74LS161,74LS163,74LS290等;