欢迎您光临五金加工厂,如有问题请及时联系我们。

高低电平信号是什么标准?

作者:五金加工
文章来源:本站

  高电平和低电平是数字电路中的一种表示方式。而高电平、低电平是表示信号消息的物理量,是运载消息的一种工具和载体。例如电信号可以通过幅度、频率、相位以及电压的变化来表示不同的消息。

  简单理解为我们平时接触的数字电路中时,一般以电压信号为主。这种信号的特点是电流极小,在工作过程中根据需要随时被置高或者拉低。(电信号分为模拟信号和数字信号两类)。

  数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。高电平;指的是与低电平相对的高电压,是电子技术工程上的一种说法。在逻辑电平中,保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于输入高电压(Vih)时,则认为输入电平为高电平。

  

高低电平信号是什么标准?

  

高低电平信号是什么标准?

  高电平在数字逻辑电路中,低电平表示0,高电平表示1。一般规定低电平为0~0.25V,高电平为3.5~5V,也有其他的可能。

  TTL电路的输出高电平是2.4V~5V,输入高电平是2Ⅴ~5Ⅴ;输出低电平是0V~0.4V,输入低电平是0Ⅴ~0.8Ⅴ。

  CMOS电路的输出高电平是Vdd-0.2V~Vdd,输出低电平是0V~Vdd×0.3;输入高电平是Ⅴdd×0.7~Ⅴdd,输入低电平是0V~Vdd×0.3。

  Ⅴdd是电源电压,CMOS的Vdd为3V~15V。

来源:文章来源于网络,如有侵权请联系我们删除。本文由五金加工编辑,欢迎分享本文,转载请保留出处和链接!